El Webmaster no considera que esta página esté completa

Sun Ultra 10

 Marca y Modelo

Sun Ultra 10

 Anterior

 Siguientes

 Placa Madre

la placa madre viene con dos conectores Ultra Port Architecture para fijar el módulo de CPU. Este viene con la CPU UltraSPARC IIi, la memoria cache L2 y la circuitería de control de la memoria RAM de los cuatro DIMMs situados en el otro extremo de la placa. Dispone de bus PCI y el módulo de CPU se comunica por un bus PCI primario (32 bits, 66 MHz, 3,3 Voltios) con la APB ASIC que se encarga de controlar el resto de dispositivos PCI incluidos en la placa mediante un segundo bus PCI a 5 V (APB ASIC, PCIO ASIC, interfaz PCI-IDE y tarjeta gráfica PCI integrada). La interfaz de red Ethernet a 10/100 se comunica con el PCIO ASIC. Este además controla el bus EBus2 para controlar los dispositivos de 8 bits situados en placa (CODEC de audio, SuperIO, controlador de comunicaciones serie, NVRAM/TOD y Flash PROM) El EBus2 soporta hasta 8 dispositivos y proporciona cuatro motores DMA a los dispositivos. Para conectar tarjetas de ampliación, la placa viene con un conector PCI de 64 bits, modificado para que aporte alimentación a las tres tarjetas PCI que pueden fijarse sobre la riser card. El chip SuperIO de 100 pines en encapsulado PQFP, proporciona dos UART 16550 que se encargan de las comunicaciones con el teclado y el ratón, del puerto paralelo y de actuar como controladora de disquete. La placa dispone de dos conectores de cinta IDE de 40 pines y de un conector estándar de unidad de disquete, situados junto al conector ATX de 20 pines de la fuente de alimentación. Dos conectores de hilera de pines trasladan las señales del chip Siemens (J7, puerto serie DE-9) y del SuperIO (J8, puerto paralelo) a la placa de conectores mediante cable de cinta. Estos conectores son compatibles con los presentes en muchas placas madre y tarjetas controladoras SuperIO de PC. Los puentes JP3 y JP4 configuran los puertos serie como RS-423 (valor por defecto) o RS-232. Los puentes JP1 y JP2 controlar si se puede o no reprogramar la PROM (por defecto, bloqueado).


Página visitada  veces desde el 1 de Septiembre del 2.000

© Miguel Durán 1996 - 2019 con licencia Licencia de Creative Commons

Aviso Legal y Política de Datos Personales